Xilinx si riferisce sia alla i dispositivi hardware e software realizzati dalla società e società . Xilinx rende Field Programmable Gate Array ( FPGA ) chip che possono essere utilizzati per una varietà di esigenze . Ingressi di clock sono strutture di programmazione comuni che forniscono un impulso costante a un hardware o software di sistema , come quelli utilizzati in una luce di stop traffico . Ci sono infiniti modi per utilizzare un ingresso di clock con chip FPGA , ma la chiave è di definire la porta in modo che possa essere utilizzato in circuiti e Programma. Cose che ti serviranno
Xilinx FPGA pin diagramma
Show More Istruzioni
1
Etichetta l'ingresso di clock nel programma con un identificativo riconoscibile , come " CLK " o "C. " Questo lo distingue formare altri ingressi o variabili
2
Definire l' ingresso di clock da uno specifico " PORT ", con il codice come segue : . " Esempio di entità ISPORT ( CLK : iN std_logic ) ; END Esempio : " Questo dice il chip FGPA che" CLK " porta logica CLK in un luogo fisico in " è una porta logica
3
Assegna il . " il dispositivo FGPA . Utilizzare il diagramma della FGPA Xilinx che si utilizza per individuare il numero di porta del clock in ingresso . Il codice seguente è un esempio di assegnazione : ; " . CLK " "NET " CLK " LOC = " P25 " " Questo assegna posizione ( LOC ) porta 25 per
< br >